Publication
Multiprocessor platform using LEON3 processor
dc.contributor.advisor | Silva, Eduardo | |
dc.contributor.advisor | Martins, Alfredo | |
dc.contributor.advisor | Martins, Rodolfo | |
dc.contributor.author | Sousa, António João dos Santos | |
dc.date.accessioned | 2013-11-07T14:59:51Z | |
dc.date.available | 2013-11-07T14:59:51Z | |
dc.date.issued | 2009 | |
dc.description.abstract | The recent advances in embedded systems world, lead us to more complex systems with application specific blocks (IP cores), the System on Chip (SoC) devices. A good example of these complex devices can be encountered in the cell phones that can have image processing cores, communication cores, memory card cores, and others. The need of augmenting systems’ processing performance with lowest power, leads to a concept of Multiprocessor System on Chip (MSoC) in which the execution of multiple tasks can be distributed along various processors. This thesis intends to address the creation of a synthesizable multiprocessing system to be placed in a FPGA device, providing a good flexibility to tailor the system to a specific application. To deliver a multiprocessing system, will be used the synthesisable 32-bit SPARC V8 compliant, LEON3 processor. | por |
dc.description.abstract | Os avanços recentes no mundo dos sistemas embebidos levam-nos a sistemas mais complexos com blocos para aplicações específicas (IP cores), os dispositivos System on Chip (SoC). Um bom exemplo destes complexos dispositivos pode ser encontrado nos telemóveis, que podem conter cores de processamento de imagem, cores de comunicações, cores para cartões de memória, entre outros. A necessidade de aumentar o desempenho dos sistemas de processamento com o menor consumo possível, leva ao conceito de Multiprocessor System on Chip (MSoC) em que a execução de múltiplas tarefas pode ser distribuída por vários processadores. Esta Tese pretende abordar a criação de um sistema de multiprocessamento sintetizável para ser colocado numa FPGA, proporcionando uma boa flexibilidade para a adaptação do sistema a uma aplicação específica. Para obter o sistema multiprocessamento, irá ser utilizado o processador sintetizável SPARC V8 de 32-bit, LEON3. | por |
dc.identifier.uri | http://hdl.handle.net/10400.22/2628 | |
dc.language.iso | eng | por |
dc.peerreviewed | yes | por |
dc.publisher | Instituto Politécnico do Porto. Instituto Superior de Engenharia do Porto | por |
dc.subject | Multiprocessor | por |
dc.subject | Multicore | por |
dc.subject | LEON3 | por |
dc.subject | IP core | por |
dc.subject | SPARC V8 | por |
dc.subject | FPGA | por |
dc.subject | Altera | por |
dc.subject | SoC | por |
dc.subject | MSoC | por |
dc.subject | Linux | por |
dc.subject | Operating System | por |
dc.subject | Multicore | por |
dc.subject | Sistema Operativo | por |
dc.subject | Multiprocessador | |
dc.title | Multiprocessor platform using LEON3 processor | por |
dc.type | master thesis | |
dspace.entity.type | Publication | |
rcaap.rights | openAccess | por |
rcaap.type | masterThesis | por |